技术

为智能硬件开发者、创客提供有关基于英特尔嵌入式处理器的应用技术介绍和合作伙伴方案介绍

电子工程师不得不知的EMC机理----串扰

串扰是信号完整性中最基本的现象之一,在板上走线密度很高时串扰的影响尤其严重。我们知道,线性无缘系统满足叠加定理,如果受害线上有信号的传输,串扰引起的噪声会叠加在受害线上的信号,从而使其信号产生畸变。

正确理解电容、电感产生的相位差

对于正弦信号,流过一个元器件的电流和其两端的电压,它们的相位不一定是相同的。这种相位差是如何产生的呢?这种知识非常重要,因为不仅放大器、自激振荡器的反馈信号要考虑相位,而且在构造一个电路时也需要充分了解、利用或避免这种相位差。下面探讨这个问题。

蓝牙BLE连接参数更新和低功耗原理

一,连接参数:

当一个蓝牙BLE连接活跃了一段时间以后,连接参数也许不再适用于当前服务或者出于高效率的目的,主设备对从设备的连接参数进行更新。主设备发出连接参数更新请求以后,主从设备不需要进行协商,从设备接受,使用连接参数或者断开连接。

连接请求包含了早先的一些参数信息,还包含了一个新的参数……瞬时;

如何解决PCB环路干扰和公共阻抗耦合

地线就是信号流回源的低阻抗路径。地线的阻抗总不会是零,当一个电流通过有限阻抗时,就会产生电压降,这就是地线中电位差的产生原因。地线造成电磁干扰的主要原因是地线存在阻抗,当电流流过地线时,会在地线上产生电压,这就是地线噪声。在这个电压的驱动下,会产生地线环路电流,形成地环路干扰。当两个电路共用一段地线时,会形成公共阻抗耦合。本文就如何解决这两个问题提出一些建议,以供大家参考。

电容的等效串联电阻 ESR

ESR (Equivalent Series Resistance)

理论上,一个完美的电容,自身不会产生任何能量损失,但是实际上,因为制造电容的材料有电阻,电容的绝缘介质有损耗,各种原因导致电容变得不“完美”。这个损耗在外部,表现为就像一个电阻跟电容串联在一起,所以就起了个名字叫做“等效串联电阻”。

阻抗测量基础

这里的阻抗指的是电感、电容、电阻等器件的阻抗,不是指PCB的特性阻抗。应用领域是数字电路的器件测量。

一、阻抗测试基本概念

阻抗定义:
阻抗是元器件或电路对周期的交流信号的总的反作用。
AC 交流测试信号 (幅度和频率)。
包括实部和虚部。

如何降低电路板的噪声

我们在设计电路板的时候,电路原理设计的很好,甚至说很优秀,但是,在调试过程中会出现各种各样的噪声,电路板不能达到预期目的,有时更甚者,不得不重新lay板子。那么怎样才能降低电路板的噪声呢?我们来分析一下。

PCB三种特殊布线分享及检查方法详解

在讲解PCB布线完成后的检查工作之前,先为大家介绍三种PCB的特殊走线技巧。将从直角走线,差分走线,蛇形线三个方面来阐述PCB LAYOUT的走线:

一、直角走线(三个方面)

开关电源三种拓扑的产生

拓扑

拓扑,即电路的组成结构,如buck,boost,正激,反激,全桥,半桥等。其他电源电路都是以此发展而来。而最基本的电源拓扑只有3种:buck、boost和buck-boost电路。

电源电路的输入是输入电压Vin或网压,输出则分输出电压和输出电流。

线性调整器